Changeset 3214


Ignore:
Timestamp:
Aug 23, 2012, 10:13:41 PM (20 months ago)
Author:
wmb
Message:

OLPC ARM - /apbc node had incorrect enable values.

File:
1 edited

Legend:

Unmodified
Added
Removed
  • cpu/arm/mmp2/apbc.fth

    r3144 r3214  
    52520 0 encode-bytes 
    5353\  offset      clr-mask    value       rate 
    54 h# 00 +int  h# f7 +int  h# 87 +int  d#     32,768 +int  \ 00 RTC 
    55 h# 04 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 01 TWSI1 
    56 h# 08 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 02 TWSI2 
    57 h# 0c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 03 TWSI3 
    58 h# 10 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 04 TWSI4 
    59 h# 14 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 05 ONEWIRE 
    60 h# 18 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 06 KPC 
    61 h# 1c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 07 TB_ROTARY 
    62 h# 20 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 08 SW_JTAG 
    63 h# 24 +int  h# 77 +int  h# 17 +int  d#  6,500,000 +int  \ 09 TIMERS1 
    64 h# 2c +int  h# 77 +int  h# 17 +int  d# 26,000,000 +int  \ 10 UART1 
    65 h# 30 +int  h# 77 +int  h# 17 +int  d# 26,000,000 +int  \ 11 UART2 
    66 h# 34 +int  h# 77 +int  h# 17 +int  d# 26,000,000 +int  \ 12 UART3 
    67 h# 38 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 13 GPIO 
    68 h# 3c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 14 PWM0 
    69 h# 40 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 15 PWM1 
    70 h# 44 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 16 PWM2 
    71 h# 48 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 17 PWM3 
    72 h# 4c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 18 SSP0 
    73 h# 50 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 19 SSP1 
    74 h# 54 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 20 SSP2 
    75 h# 58 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 21 SSP3 
    76 h# 5c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 22 SSP4 
    77 h# 60 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 23 SSP5 
    78 h# 64 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 24 AIB 
    79 h# 68 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 25 ASFAR 
    80 h# 6c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 26 ASSAR 
    81 h# 70 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 27 USIM 
    82 h# 74 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 28 MPMU 
    83 h# 78 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 29 IPC 
    84 h# 7c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 30 TWSI5 
    85 h# 80 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 31 TWSI6 
    86 h# 88 +int  h# 77 +int  h# 17 +int  d# 26,000,000 +int  \ 32 UART4 
    87 h# 8c +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 33 RIPC 
    88 h# 90 +int  h# 77 +int  h#  7 +int  d# 26,000,000 +int  \ 34 THSENS1 
    89 h# 94 +int  h#  7 +int  h#  7 +int  d# 26,000,000 +int  \ 35 CORESIGHT 
     54h# 00 +int  h# f7 +int  h# 83 +int  d#     32,768 +int  \ 00 RTC 
     55h# 04 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 01 TWSI1 
     56h# 08 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 02 TWSI2 
     57h# 0c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 03 TWSI3 
     58h# 10 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 04 TWSI4 
     59h# 14 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 05 ONEWIRE 
     60h# 18 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 06 KPC 
     61h# 1c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 07 TB_ROTARY 
     62h# 20 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 08 SW_JTAG 
     63h# 24 +int  h# 77 +int  h# 13 +int  d#  6,500,000 +int  \ 09 TIMERS1 
     64h# 2c +int  h# 77 +int  h# 13 +int  d# 26,000,000 +int  \ 10 UART1 
     65h# 30 +int  h# 77 +int  h# 13 +int  d# 26,000,000 +int  \ 11 UART2 
     66h# 34 +int  h# 77 +int  h# 13 +int  d# 26,000,000 +int  \ 12 UART3 
     67h# 38 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 13 GPIO 
     68h# 3c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 14 PWM0 
     69h# 40 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 15 PWM1 
     70h# 44 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 16 PWM2 
     71h# 48 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 17 PWM3 
     72h# 4c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 18 SSP0 
     73h# 50 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 19 SSP1 
     74h# 54 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 20 SSP2 
     75h# 58 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 21 SSP3 
     76h# 5c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 22 SSP4 
     77h# 60 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 23 SSP5 
     78h# 64 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 24 AIB 
     79h# 68 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 25 ASFAR 
     80h# 6c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 26 ASSAR 
     81h# 70 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 27 USIM 
     82h# 74 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 28 MPMU 
     83h# 78 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 29 IPC 
     84h# 7c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 30 TWSI5 
     85h# 80 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 31 TWSI6 
     86h# 88 +int  h# 77 +int  h# 13 +int  d# 26,000,000 +int  \ 32 UART4 
     87h# 8c +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 33 RIPC 
     88h# 90 +int  h# 77 +int  h#  3 +int  d# 26,000,000 +int  \ 34 THSENS1 
     89h# 94 +int  h#  7 +int  h#  3 +int  d# 26,000,000 +int  \ 35 CORESIGHT 
    9090" clock-enable-registers" property 
    9191 
Note: See TracChangeset for help on using the changeset viewer.